電路功能與優(yōu)勢
在多通道DAC系統(tǒng)中,能夠通過單點監(jiān)控所有的輸出,這對于排除故障和診斷分析非常有利。本文所述電路利用一個單通道SAR型ADC實現(xiàn)多通道DAC的輸出通道監(jiān)控。

圖1:典型通道監(jiān)控電路
電路描述
圖1所示電路利用40通道、14位DACAD5380的內(nèi)部多路復(fù)用器,使所有40個輸出通道均能分別路由至單一輸出(MON_OUT)引腳,然后通過一個外部ADC (AD7476)進行監(jiān)控。與單獨監(jiān)控每個通道所需的電路相比,這種方法利用的電路少得多。
AD5380 是一款完整的40通道、14位DAC,采用單電源供電。所有40個通道均具有一個軌到軌片內(nèi)輸出放大器。AD5380內(nèi)置通道監(jiān)控功 能,該功能由一個通過串行接口尋址的多路復(fù)用器實現(xiàn),任意通道輸出均可路由至監(jiān)控輸出(MON_OUT)引腳,以便利用一個外部ADC進行監(jiān)控。任何通道 要路由至MON_OUT,首先必須在控制寄存器中使能該通道監(jiān)控功能。微控制器或處理器可以通過其串行輸出端口選擇要監(jiān)控的輸出通道,然后通過其串行輸入 端口讀取ADC轉(zhuǎn)換的數(shù)據(jù)。
AD5380-3采用3 V電源供電,AD5380-5采用5 V電源供電。AD7476 ADC提供12位分辨率,采用2.35 V至5.25 V單電源供電,集成基準(zhǔn)電壓源,具有低功耗、小尺寸特點和串行接口,吞吐速率最高可達1 MSPS,并采用6引腳SOT-23封裝。轉(zhuǎn)換速率由SCLK決定,吞吐速率最高可達1 MSPS。
AD5380和AD7476必須具有足夠大的電源旁路電容10 µF,與每個電源引腳上的0.1 µF電容并聯(lián),并且盡可能靠近封裝,最好是正對著這些器件(示意圖上未顯示此狀態(tài))。10 μF電容為鉭珠型電容。
0.1 µF電容必須具有低有效串聯(lián)電阻(ESR)和低有效串聯(lián)電感(ESL),如高頻時提供低阻抗接地路徑的普通陶瓷型電容,以便處理內(nèi)部邏輯開關(guān)所引起的瞬態(tài)電流。
電源走線應(yīng)盡可能寬,以提供低阻抗路徑,并減小電源線路上的突波效應(yīng)。時鐘等快速開關(guān)信號必須利用地線路屏蔽起來,以免向電路板上的其它器件輻射噪 聲,并且絕不應(yīng)靠近模擬信號。SDATA線路與SCLK線路之間布設(shè)接地線路有助于降低二者之間的串?dāng)_(多層電路板上不需要,因為它有獨立的接地層;不 過,接地線路有助于分開不同線路)。應(yīng)避免數(shù)字信號與模擬信號交疊。電路板相反兩側(cè)上的走線應(yīng)彼此垂直,這樣有助于減小電路板上的饋通效應(yīng)。推薦使用微帶 線技術(shù),但這種技術(shù)對于雙面電路板未必始終可行。采用這種技術(shù)時,電路板的元件側(cè)專用于接地層,信號走線則布設(shè)在焊接側(cè)。電路板至少需要4層才能實現(xiàn)最佳 布局和性能:一個接地層、一個電源層和兩個信號層。
常見變化
在能接受較低分辨率轉(zhuǎn)換的監(jiān)控應(yīng)用中,可以使用AD7476的引腳兼容產(chǎn)品。AD7477提供10位分辨率,AD7478提供8位分辨率。
。 (本文來源網(wǎng)友上傳,如有侵權(quán),可聯(lián)系管理員刪除)
版權(quán)聲明:網(wǎng)站轉(zhuǎn)載的所有的文章、圖片、音頻視頻文件等資料的版權(quán)歸版權(quán)所有人所有。如果本網(wǎng)所選內(nèi)容的文章作者及編輯認(rèn)為其作品不宜公開自由傳播,或不應(yīng)無償使用,請及時聯(lián)絡(luò)我們,采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟損失。